跳到主要内容

ANSYS时钟FX.
可变性感知SoC时钟抖动分析软件

Ansys Clock FX评估SoC中所有的时钟路径,以应对由电源噪声变化引起的时钟抖动。

时钟抖动分析

动态电压降和变化感知时钟抖动分析

Ansys Clock FX允许您计算时钟抖动与变化的全SoC,没有采取任何捷径。其独特的电池建模提供SPICE精度计时任何电压或变化条件与单一库。Clock FX具有完全的线程和分布式架构,能够扩展到数千个cpu。

  • 现有DvD签名流的附加组件
    现有DvD签名流的附加组件
  • 本机DvD切换从Ansys RedHawk-SC
    本机DvD切换从Ansys RedHawk-SC
  • 时钟网处理
    时钟网处理
  • 模拟整个时钟
    模拟整个时钟
  • 基于RedHawk-SC的时钟抖动分析
    基于RedHawk-SC的时钟抖动分析
钟门

快速的规格

ANSYS Clock FX自动识别并模拟设计中的所有时钟路径,并且可以在多个过程,电压,温度角和场景中占每个路径中的时钟抖动的所有关键贡献者。

  • 模拟时钟路径上的延迟和时钟抖动
  • 分析动态电压降对时钟抖动的影响
  • 创建晶体管级SPICE模型
  • 多角多场景应用分析
  • 进行非高斯ULV时钟抖动分析
  • 模拟整个钟表树
  • 获得spice精确的抖动结果
  • 可视化全波形传播
  • 利用多线程和分布式架构
  • 模拟时钟网格
  • 接收包含各种抖动类型的详细抖动报告
  • 分析所有高级节点

高速和香料准确的时钟抖动分析,电压,温度和工艺变异性

ANSYS Clock FX是现有签名流的加载项,其性能需要在SOC中为时钟抖动进行评估,即使是最大的设计也是如此。

时钟FX的时钟路径的延迟和抖动的定时可以自动识别和模拟设计中的每个时钟路径。它会占多个过程,电压,温度角和场景时钟抖动的所有关键贡献者。时钟FX利用SPICE晶体管模型来创建单个库表征,使用全波形传播来提供Spice精度并正确分析所有无捷径的可变性效果。

关键特性

高容量spice级时序使用独特的电压,温度和过程变量感知单元建模:

  • 精确的时钟抖动与动态电压降
  • 所有电压的单一库
  • 型号DVD在VDD和VSS上分开
  • 全面时钟树覆盖
  • 现有DvD签名流的附加组件
  • 容易理解的抖动报告

Ansys Clock FX利用RedHawk-SC产生的时钟网络上的动态电压降,以spice级精度计算时钟抖动。Clock FX用于精确的多电压分析,并模拟电源变化对时钟路径的延迟影响。

ANSYS Clock FX使用标准单元模型或晶体管级Spice模型自动识别和模拟设计中的所有时钟路径。其全波形传播提供了在超级电压和高级过程中获得可靠结果所需的精度。

Ansys时钟FX处理晶体管水平效应,如电压下降和地面反弹分别。这使得在边缘极薄且可变性严重的超低电压下能够精确定时。

Ansys Clock FX利用SPICE晶体管模型和全波形传播,以提供所需的精度,在超低电压下获得可靠的结果,用于高级工艺。miller -电容和其他效应得到正确处理,没有捷径。

Ansys Clock FX是线程和分布式的,与蒙特卡罗SPICE相比,极大地减少了周转时间和内存需求。

Ansys Clock FX与Ansys签名功率分析工具RedHawk-SC紧密集成,获得用于仿真的动态电压降。它生成一组包含各种抖动类型的丰富的抖动报告。

看看ansys可以为你做些什么

今天联系我们

* =必填字段

谢谢你的帮助!

我们在这里回答你的问题,并期待与你交谈。我们的Ansys销售团队的成员将与您联系不久。

页脚图像